PCB论坛网

 找回密码
 注册
查看: 696|回复: 1

设计高速电路板的注意事项

[复制链接]
发表于 2011-8-5 10:05:53 | 显示全部楼层 |阅读模式
设计高速电路板的注意事项
转自《电子工程专辑》
• 叠层数问题
• 特性阻抗
• 延迟.
• EMC
我最近针对一篇关于 PCB 特性阻抗的文章写了封信。该文阐述了工艺过程的
变化是怎样引起实际阻抗发生变化的,以及怎样用精确的现场解决工具(field
solver)来预见这种现象。我在信中指出,即使没有工艺的变化,其它因素也会
引起实际阻抗很大的不同。在设计高速电路板时,自动化设计工具有时不能发
现这种不很明显但却非常重要的问题。然而,只要在设计的早期步骤当中采取
一些措施就可以避免这种问题。我把这种技术称做“防卫设计”(defensive
design)。4 ~' E4 k& {' Q1 M( Q( Q
叠层数问题8 N* t  c3 }9 w8 v5 v
一个好的叠层结构是对大多数信号整体性问题和 EMC 问题的最好防范措施,
同时也最易被人们误解。这里有几种因素在起作用,能解决一个问题的好方法
可能会导致其它问题的恶化。很多系统设计供应商会建议电路板中至少应该有
一个连续平面以控制特性阻抗和信号质量,只要成本能承受得起,这是个很好
的建议。EMC 咨询专家时常建议在外层上放置地线填充(ground fill)或地线层
来控制电磁辐射和对电磁干扰的灵敏度,在一定条件下这也是一种好建议。
........
设计高速电路板的注意事项.pdf
回复

使用道具 举报

发表于 2011-9-21 09:10:06 | 显示全部楼层
顶一下,好东西
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-9-29 18:18 , Processed in 0.124669 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表